## INC - Návrh číslicových systémov

# Asynchrónna sériová komunikácia Projekt UART – prijímacia časť

Meno: Michal L'aš

Login: xlasmi00

## Architektúra navrhnutého obvodu (na úrovni RTL) Schéma obvodu:



Po START bite pomocou CNT\_to\_MID obvod napočíta 24 CLK signálov tým sa dostaneme do stredu snímaného bitu (CNT\_MID bude nastavený na 1). Ďalej obvod pomocou CNT\_BITS počíta počet načítaných bitov. CNT\_MID ďalej počíta 16 CLK signálov. Po 16 CLK signáloch sa navýši CNT\_BITS a CNT\_MID sa resetuje. Vstupný signál DIN sa ukladá do 8-bitového registru. DMUX zariadi aby signál DIN bol uložený do jednotlivých registrov. Po načítaní ôsmich bitov je výsledok na DOUT, platnosť výsledku potvrdzuje DOUT\_VLD.

### Návrh automatu (Finite State Machine)

#### Schéma automatu:



Stavy automatu: Wait start bit, Count to MID, Process date, Wait STOP bit

Vstupné signály: DIN, CNT MID, CNT BIT, DO\_VLD

Moorove výstupy: CNT MID\_EN, CNT\_BIT\_EN, DOUT\_VLD

Wait start bit: Automat čaká na START bit (DIN z log. 1 do log. 0)

Count of MID: Po START bite automat počíta 24 hodinových signálov aby so dostal do

stredu snímaných bitov. CNT MID sa nastaví na log. 1.

**Process data:** Načítavanie bitov do registrov. Po ôsmich načítaných bitoch sa CNT BIT

nastaví na log. 1.

Wait STOP bit: CNT MID ráta 16 CLK signálov do stredu STOP bitu.

**VALID:** DOUT VLD sa nastaví na log. 1. Automat sa vráti do stavu **Wait start bit** 

